Laporan Akhir 2




1. Jurnal[Kembali]

2. Alat dan Bahan[Kembali]
     
1. Panel DL 2203C. 
2. Panel DL 2203S.

3. Jumper.  


 

4. Laptop. 
5. Software Proteus ver minimal 8.17

3. Rangkaian Simulasi[Kembali]



4. Prinsip Kerja Rangkaian[Kembali]
    T flip-flop adalah rangkaian logika sekuensial yang memiliki satu input T (toggle) dan dikendalikan oleh sinyal clock. Prinsip kerjanya adalah ketika T=0, output Q tetap mempertahankan keadaan sebelumnya (hold), sedangkan ketika T=1, setiap pulsa clock akan membalikkan (toggle) output Q menjadi kebalikan dari keadaan sebelumnya—jika Q=0 maka berubah menjadi 1, dan jika Q=1 maka berubah menjadi 0. Dengan cara kerja ini, T flip-flop sering digunakan sebagai pencacah biner (binary counter) karena setiap clock pulse menyebabkan output berubah secara bergantian antara logika 0 dan 1.

5. Video Rangkaian[Kembali]




6. Analisa[Kembali]
    Analisa input dan output pada masing-masing kondisi.sesuai jurnal
  • T=don't care, B1=1, dan B0=0, jalur B0 membuat jalur reset aktif, sehingga membuat output Q=0 dan Q̅=1 
  • T=don't care, B1=0, dan B0=1, jalur B1 membuat jalur set aktif, sehingga membuat output Q=1 dan Q̅=0 

  • T=don't care, B1=0, dan B0=0, jalur B0 dan B1 membuat jalur reset dan set aktif, sehingga membuat output Q=1 dan Q̅=1 
  • T= Clock, B1=1, dan B0=1, kedua jalur set dan reset tidak aktif yang membuat output berubah-ubah sesuai clock 


7. Download File[Kembali]
Download Rangkaian Proteus disini
Download Video Rangkaian Simulasi disini
Download Datasheet Saklar disini
Download Datasheet IC74LS112 disini
Download Jurnal Praktikum disini














Tidak ada komentar:

Posting Komentar